ГОСТ 24460-80
Группа Э02
ГОСУДАРСТВЕННЫЙ СТАНДАРТ СОЮЗА ССР
МИКРОСХЕМЫ ИНТЕГРАЛЬНЫЕ ЦИФРОВЫХ УСТРОЙСТВ
Основные параметры
Integrated microcircuits for digital devices. Basic parameters
ОКП 62 3000
Дата введения 1982-01-01
ИНФОРМАЦИОННЫЕ ДАННЫЕ
1. УТВЕРЖДЕН И ВВЕДЕН В ДЕЙСТВИЕ Постановлением Государственного комитета СССР по стандартам от 11.12.80 N 5777
2. ВЗАМЕН ГОСТ 19420-74 (в части элементов арифметических и дискретных устройств) и ГОСТ 17447-72 (в части пп.5 и 6)
3. ССЫЛОЧНЫЕ НОРМАТИВНО-ТЕХНИЧЕСКИЕ ДОКУМЕНТЫ
Обозначение НТД, на который дана ссылка | Номер пункта |
1 |
4. ПЕРЕИЗДАНИЕ. Апрель 1993 г.
1. Настоящий стандарт распространяется на интегральные микросхемы цифровых устройств: регистры, счетчики (делители частоты), дешифраторы, шифраторы, сумматоры, полусумматоры, арифметическо-логические устройства (АЛУ), а также усилители индикации и схемы сопряжения с магистралью и устанавливает ряды и допускаемые сочетания значений основных электрических параметров для различных схемно-технологических вариантов изготовления при нормальных климатических условиях по ГОСТ 16962-71.
2. Допускаемые сочетания* схемно-технологического исполнения и максимального значения среднего времени задержки распространения сигнала :
__________________
* В табл.1-3 отмечены знаком "+", для вновь разрабатываемых микросхем знаком "X".
от информационного входа до информационного выхода на один разряд регистра;
от информационного входа до информационного выхода дешифратора, шифратора;
от счетного входа до информационного выхода на один разряд счетчика (делителя частоты);
от информационного входа до выхода суммы на один разряд сумматора, полусумматора, АЛУ должны соответствовать указанным в табл.1.
Таблица 1
Схемно- | Максимальное значение среднего времени задержки распространения , нс | |||||||||||||||||||
0,25 | 0,40 | 0,63 | 1,0 | 1,6 | 2,5 | 4,0 | 6,3 | 10 | 16 | 25 | 40 | 63 | 100 | 160 | 250 | 400 | 630 | 1000 | Св. 1000 | |
На основе эмиттерно- связанной логики | X | X | X | X | Х | Х | Х | + | + | + | ||||||||||
На основе транзисторно- транзисторной логики | Х | Х | Х | Х | Х | Х | Х | Х | Х | + | + | + | + | + | ||||||
На основе структур " металл - диэлектрик- полупроводник" | Х | Х | Х | Х | Х | Х | Х | Х | Х | Х | + | + | + |
3. Число разрядов регистра должно выбираться из ряда: 4, 6, 8, 10, 12, 16, 18, 24, 32, далее выбираться по двоичному закону.
4. Число разрядов счетчика и фиксированный коэффициент деления делителя должны выбираться из ряда: 2, 4, 5, 6, 8, 10, 14, 16, 32, далее выбираться по двоичному закону.
5. Допускаемые сочетания числа информационных входов и выходов дешифратора и шифратора должны соответствовать указанным в табл.2.
Таблица 2
Число входов | Число выходов | ||||||||
1 | 3 | 4 | 7 | 8 | 9 | 10 | 16 | 32 | |
2 | + | + | |||||||
3 | + | ||||||||
4 | + | + | + | + | + | + | + | ||
5 | + | + | + | ||||||
8 | + | + | + | + | + | ||||
16 | + | + | - |
6. Число разрядов сумматора, полусумматора, АЛУ должно выбираться из ряда: 1, 2, 4, 8, 16, 32, 64.
7. Допускаемые сочетания значений основных параметров усилителей индикации должны соответствовать указанным в табл.3.
Таблица 3
Максимальное выходное напряжение , В | Максимальный выходной ток , мА | |||||
1 | 2 | 4 | 16 | 25 | 40 | |
От 2,3 до 5,5 включ. | + | + | ||||
Св. 5,5 " 15 " | + | + | + | |||
" 15 " 30 " | + | + | ||||
" 30 " 60 " | + | |||||
" 60 " 100 " | + | |||||
" 100 " 300 " | + |
8. Максимальное значение выходного напряжения схемы сопряжения с магистралью должно выбираться из ряда: 2,5; 4,0; 5,0; 9,0; 15,0 В.
9. Допустимые отклонения от максимальных значений временных параметров, выходных напряжений и токов должны выбираться из ряда: ±5; ±10; ±15; ±20%.
Электронный текст документа
и сверен по:
М.: Издательство стандартов, 1993